MSP430F5438A单片机-时钟配置
##时钟树:

MSP430时钟来源
1.XT1CLK:低频或高频振荡器,可用于低频32768Hz手表晶体、标准晶体、谐振器或4MHz至32MHz范围内的外部时钟源。XT1CLK可以用作FLL中的时钟参考。有些设备只支持XT1CLK的低频振荡器。
2.VLOCLK:内部极低功率,低频振荡器,典型频率为10khz
3.REFOCLK:内部低频振荡器,典型频率,可用作FLL的时钟参考
4.DCOCLK:可选的高频振荡器,可用于标准晶体,谐振器,或在4MHz到32 MHz范围内的外部时钟源。XT2CLK可以用作FLL中的时钟参考。
UCS模块有三个时钟信号:
ACLK:辅助时钟。ACLK的软件可选择为XT1CLK、REFOCLK、VLOCLK、DCOCLK、DCOCLKDIV,如果可用,则可选择为XT2CLK。DCOCLKDIV是DCOCLK频率除以FLL块内除以1、2、4、8、16或32。ACLK可以除以1、2、4、8、16或32。ACLK/n是ACLK除以1、2、4、8、16或32,可在引脚外部使用。ACLK是可由各个外围设备模块进行选择的软件。
MCLK:主时钟。MCLK是软件可选择的XT1CLK,REFOCLK,VLOCLK,DCOCLK,MCLK div,如果可用,XT2CLK。DCOCLKDIV是DCOCLK频率除以FLL块内除以1、2、4、8、16或32。MCLK可以除以1、2、4、8、16或32。MCLK是由CPU和系统所使用的。
SMCLK:子系统主时钟。SMCLK是软件可选择的XT1CLK,REFOCLK,VLOCLK,DCOCLK,SMCLKdiv,如果可用,XT2CLK。DCOCLKDIV是DCOCLK频率除以FLL块内除以1、2、4、8、16或32。SMCLK可以除以1、2、4、8、16或32。SMCLK是可由各个外围设备模块进行选择的软件。
end
作者:均(联系作者)
更新时间:2023-01-08 13:30
版权声明:自由转载-非商用-非衍生-保持署名(创意共享3.0许可证)
转载声明:如果是转载栈主转载的文章,请附上原文链接
公众号转载:请在文末添加作者公众号二维码(公众号二维码见右边,欢迎关注)
评论